Смекни!
smekni.com

Проектирование управляющей ИМС для импульсных источников питания по типу TDA16846 (стр. 6 из 11)

Параметр Обозначение Значение Единица измерения Примечания
min typ max
Порог V14OFF 7,5 8 8,5 В -

Таблица 3.9 – Защита от превышения напряжения питания (вывод 14 - ОV).

Параметр Обозначение Значение Единица измерения Примечания
min typ max
Порог V14ON 15,7 16,5 17 В -

Таблица 3.10 - Контроль опорного напряжения (вывод 11 - PVC).

Параметр Обозначение Значение Единица измерения Примечания
min typ max
Порог V11 0,95 1 1,06 В -

Таблица 3.11 - Уровень опорного напряжения на выводе 9.

Параметр Обозначение Значение Единица измерения Примечания
min typ max
Напряжение навыводе 9 V9 4,8 5 5,15 В I9=100 мкА
Ток по выводу 9 I9 -200 - 0 мкА VEATH(вывод3)-V9<100 мВ

Таблица 3.12 - Компаратор ошибки (вывод 6 - FC2).

Параметр Обозначение Значение Единица измерения Примечания
min typ max
Порог срабатывания V6 1,12 1,2 1,28 В -
Ток смещения повыводу 6 - -1,0 -0,3 0,1 мкА -

Таблица 3.13 - Компаратор ошибки (вывод 10 - FC1).

Параметр Обозначение Значение Единица измерения Примечания
min typ max
Порог срабатывания V10 0,95 1 1,06 В -
Ток смещения повыводу 10 - 0,48 0,9 1,2 мкА -

Таблица 3.14 – Параметры выходного каскада (вывод 13 - OD).

Параметр Обозначение Значение Единица измерения Примечания
min typ max
Выходное напряжение низкого уровня V13low 1,1 1,8 2,4 В I13=100 мА
Выходное напряжение высокого уровня V13high 9,2 10 11 В I13=-100 мА
Напряжение на выходе при пониженном напряжении питания V13aclow 0,8 1,8 2,5 В I13=-10 мАV14 повышается0<V14<V14ONV14 уменьшается0<V14<V14OFF
Время нарастания выходного сигнала - 70 110 180 нс C13=10 нФV13=2...8 В
Время спада выходного сигнала - 30 50 80 нс C13=10 нФV13=2…8 В

3.3 Анализ электрической принципиальной схемы ИМС TDA16846

Анализ принципиальной электрической схемы проводим на ПК с помощью системы проектирования электронных устройств OrCAD 9.2.

Первоначально проведем анализ блоков схемы для проверки функционирования каждого из них.

Проанализируем сначала цепи питания ИМС. Как видно из структурной схемы (приложение А) Основными блоками цепи питания являются: источник опорного напряжения - REF, компаратор напряжения питания – SVC и компаратор перенапряжения - OVC. На рисунке 3.1 приведена электрическая принципиальная схема трех этих каскадов.

Источник опорного напряжения (REF) должен вырабатывать напряжение 5±0.15В (см таблицу 3.11), независимо от напряжения питания микросхемы.

Компаратор напряжения питания – компаратор с гистерезисом. Согласно таблицы 3.1, верхний порог переключения этого компаратора составляет 15±0.5В, Нижний порог переключения 8±0,5В. Компаратор включен таким образом, что управляет опорным напряжением. При срабатывании компаратора, он разрешает либо блокирует подачу опорного напряжения на всю схему, таким образом он включает или выключает ИМС.

Компаратор перенапряжения – защита от перенапряжения по цепи питания, порог срабатывания которого согласно 16,5±0.5В (таблица 3.9).

Результаты компьютерного моделирования описанных блоков приведены на рисунке 3.2. Как видно из диаграмм все блоки выполняют свои функции, причем значения потенциалов полученные при моделирования совпадают с указанными в технической документации на ИМС TDA16846.


Рис.3.2


Рисунок 3.2 – Диаграммы работы блоков ИМС по цепи питания.

1 – Напряжение источника питания;

2 – Напряжение стабилизатора;

3 – Диаграмма срабатывания компаратора защиты от превышения напряжения питания

Промоделируем работу выходного каскада ИМС совместно с логическим элементом G3 на его входе. Сигналы управления будем подавать на входы логического элемента. Логический элемент представляет из себя 3-х входовой элемент “И”- G3 (Приложение А). Как видно из структурной схемы, на верхний и нижний входы элемента подаются сигналы защиты, то есть в отсутствии “аварийных ситуаций” на этих входах присутствуют уровни напряжения соответствующие логической единице. На средний же вход подается управляющие импульсы прямоугольной формы с частотой порядка 20-100 кГц.

Согласно таблицы 3.14 верхний уровень выходных импульсов должен составлять 10±0.5 В, нижний уровень 1,5 – 2,4 В [4].

Для моделирования на два входа G3 подаем постоянные потенциалы 1 В посредством источников V2, V3. На оставшийся вход подаем импульсное напряжение посредством источника V4. Уровни импульсов нижнего и верхнего примем 0 и 1В соответственно, а частоту 20кГц.

В качестве нагрузки вместо МОП-транзистора включаем эквивалентную нагрузку – резистор RH1.

Схема электрическая принципиальная выходного каскада (OutputDriver) и логического элемента G3 приведена на рисунке 3.3.

Диаграмма работы данных блоков приведена на рисунке 3.4.

Как видно из диаграмм полученные результаты удовлетворяют необходимым в соответствии с техническим описанием на ИМС TDA16846.


Рисунок 3.3 - Схема электрическая принципиальная выходного каскада с логическим элементом на входе.


1 – Входной сигнал;

2 – Выходной сигнал;

3 – Ток через нагрузку.

Рисунок 3.4 – Диаграммы работы выходного каскада и логического элемента G3.

Компараторы, такие как PVA, PVC, FC1, FC2 построены по одному принципу. Их основой является дифференциальный каскад на p-n-p транзисторах. В качестве нагрузки дифференциального каскада используется токовое зеркало на n-p-n транзисторах. Принцип работы компаратора в том, что он выставляет на своем выходе напряжение высокого или низкого уровня в зависимости от потенциалов на его входах.

Промоделируем работу компараторов на примере компаратора ошибок FC1.

На один вход компаратора подается опорное напряжение 1,2В с источника REF. На другой вход подается управляющее напряжение сигнала ошибки. При превышении сигнала ошибки уровня 1,2В происходит переключение компаратора.

На рисунке 3.5 приведена схема электрическая принципиальная компаратора ошибок FC1.


Рисунок 3.5 – Схема электрическая принципиальная компаратора ошибки FC1.

Результат моделирования данной схемы показан на рисунке 3.6.

1 – Опорное напряжение;

2 – Управляющий сигнал;

3 – Выходное напряжение.

Рисунок 3.6 – Диаграммы работы компаратора ошибки FC1.

Промоделируем работу блока ED1 – детектор перехода через “ноль” (условное название, на самом деле 25мВ) по выводу 3 микросхемы TDA16846. Принцип работы данной схема основан на том, что на один ее вход подается опорное напряжение 25мВ, а на другой управляющий сигнал. При пересечении опорного сигнала управляющим на выходе устройства происходит смена логического состояния на противоположное.

Схема данного блока приведена на рисунке 3.7 а диаграмма работы в на рисунке 3.8..

Рисунок 3.7 – Схема электрическая принципиальная блока детектора “нулевых” пересечений по выводу 3.


1 – Опорное напряжение;

2 – Входной сигнал;

3 – Выходной сигнал.

Рисунок 3.8 - Диаграмма работы детектора “нулевых” пересечений.

Проанализируем работу триггеров схемы ИМС. Построены все они одинаково, поэтому проведем анализ только одного триггера, например VOLF. VOLF – это RS триггер. На его выходе устанавливается напряжение, соответствующее уровню логической единицы или нуля в зависимости от напряжений на его входах. По выводу S (рисунок 3.9) происходит переключение триггера в единичное состояние, а по входу R сброс в нулевое.

Диаграммы работы RS триггера приведены на рисунке 3.10.


Рисунок 3.9 – Схема электрическая принципиальная триггера VOLF.