Смекни!
smekni.com

Разработка автоматического устройства (стр. 2 из 2)



Тогда:

С1 = 0,008 пкФ ; С2 = 0,006пкФ ;

БЛОК 4.

Двоичный суммирующий счётчик:

По заданному коэффициенту пересчета К = в задании выберем микросхему счетчика К531ИЕ7.

а) Описание устройства


ИЕ7 – универсальный (суммирующи и вычитающий ) счетчик скоэффициентом перещета К = 2 4 = 16.

Работает в режимах установки 0 при R = 1(состояние двух других входов не имеет значения), приема кода с входов Di при R = C = 0 и хранения кода или счета при R = = 0 . При R = C = 0 изменение кода на выходах D передается через время, необходимое для переключения триггера, на входы микросхемы. В режиме счета состояние выходов изменяется понарастающему перепаду сигнала на входе (+1) или (-1), а сигналы перенаса Р1 и заема Р0 формируются по спаду счетного сигнала (при кодах 15 и 0 соответственно) и удерживается до очередного наростания.

Счетчик К531Е7 потребляет ток 102мА. Максимальная тактовая частота 25 МГц;время задержки распостранения сигнала от входа СU до выхода Р1 26 нс.Время действия сигнала сброса(от входа R до выходов 1, 2, 4, 8) 35 нс.

б) Временная диаграмма счетчика


Назначениевходов и выходов счетчика:

D1, D2, D4, D8 –

Входы счетчика для приема кода.

1, 2, 4, 8 –

Выходы счетчика

С, R –

Входы разрешения пералельной загрузки и сброса по которым запрещается действие тактовой последовательности и даются команды загрузки четырехразрядного кода в счетчик или его сброса.

P1 –

Вывод микросхемы на увеличение счета.

P0 –

Вывод микросхемы на уменшение счета.

От этих выводов берутся тактовые сигналы переноса и заема для последующего и от предыдущего счетчика.

СU , СD

Импульсные тактовые входы для счета на увеличение и на уменшение. Состояние счетчика меняется по положительным перепадам тактовых импульсов от низкого уровня к высокому на каждом из этих тктовых выводов.

в) Разработка Устройства

Так как задан коэффициент К = 57 , то одной микросхемы ИЕ7 мало, так как у нее коэффициент пересчета К = 16. Для нашего случая 2 6 = 64 > 57 .Поэтому необходим двоичный счетчик, имеющий 6 двоичных разрядов, состоящий из 2-x корпусов микросхемы ИЕ7. Тогда схема двоичного счетчика для коэффициент пересчета К = будет иметь вид:


БЛОК 7.

Комбинационная схема 2.

а) Зададим зокон функционирования схемы в виде таблицы истинности.

Определим двоичный эквивалент заданного количества импульсов, которое должен подсчитать счетчик. К= 57 .Следовательно 57 (10) = 111001(2) .Это значит, что комбинационная схема должна иметь 6 входов (в соответствии с количеством двоичных разрядов в числе 111001). Так как в качестве триггера выбран RS- триггер с прямыми R и S входами, то с приходом на вход комбинационной схемы кода 111001 она должна выбрать сигнал “1”, который переключит триггер (болок 2) по входу R в нулевое состояние.Таблица истинности для данного случая будет иметь вид:

Таблица истинности функции F(x)

X6

X5

X4

X3

X2

X1

F(x)

1

0

0

1

1

1

1

Выражение функции вСКНФ будет иметь следующий вид

Для реализации функции F(x) необходимо иметь два инвертора элемент “И” на шесть входов и элемент “И” на 2 входа. В качестве элементов “НЕ” используем микросхему К531НЕ1, а в качестве логических элементов “И” два элемента микросхемы К531ЛИ3 на три входа и один элемента микросхемы К531ЛИ3 на два входа.

Составим принципиальную схему

Принципиальная схема реализации функции F(x) на элементах “И” и “НЕ”

X2
X3
X4

БЛОК 6 .

Стабилизатор напряжения источника питания

Выходное напряжение стабилизатора должно соответствовать напряжению питания Ucc заданной серии микросхем.Для серий К155, К555, КР531 это напряжение равно +5В.Входное напряжение стабилизатора должно быть ,больше выходного на (3-5)В.Максимальный ток нагрузки, при котором сработает схема защиты, больше номинального тока нагрузки Iн на 40%.

Получим исходные данные для расчета схемы стабилизатор напряжения источника питания.

Выходное напряжение стабилизатора

Uвых.стаб = Ucc = +5В:

Входное напряжение стабилизатора

Uвх.стаб = Uвых.стаб + 4 = +9В:

Номинальный ток нагрузки

Iн = мА:

Максимальный ток нагрузки

Iн.max = Iн + Iн •0,4 = мА:

Коэфициент нестабильности по напряжению

ΔU = %B;

Пинцип работы схемы

При изменении выходного напряжения часть его через резисторный делитель R1, R2 подается на вывод 12 микросхемы, где сравнивается с внутреним (опорным ) напряжением (2,4В± 15%) Выделенный разностный сигнал усиливается дифференциальным усилителем.Изменение базового тока регулирующего составного транзистора вызывает соответствующее компенсирующее изменение Uвых на выводе 13 микросхемы и напряжение на нагрузке поддерживается постоянным.


Основная схема включения интегральных стабилизаторов


Расчет и назначение внешних элементов

Регулировка величены стабилизированного выходного напряжения положительной полярности осуществляется с помощью резистора R1

(R ≤ 20 кОм) внешнего резистивного делителя (R1, R2).Сопротивление R2 этого делителя выбирается из условий равенства или превишения минимального допустимого тока делителя (Iдел ≥ 1,5 мА) и оно обычно составляет R2 ≈ 1,2 кОм.Сумарное сопротивление делителя определяем по закону Ома:


тогда R1 = R Д – 1,2кОм. = 2,5 – 1,2 = 1,3 кОм.

К выводу 9 микросхемы подключена цепь дистанционного включения стабилизатора. Сопротивление разистора R6 должно быть таким чтобы ток включения был в пределах 0,5…3 мА. Величина резистора R6 = 2,4 кОм.

С помощью конденсатора С1 и С2 обеспечивается устойчивая работа микросхем . Так как UВЫХ = +5В С1 = 100пф; С2 = 1мкф.

К выводам 10 и 11 микросхемы подключена схема защиты пт перегрузок по току.

Резисторы R3, R4, R5 работают в целях защиты. С помощью делителя R4, R5 задается напряжение на базу транзистора защиты. Резистор R3 служит датчиком тока в схеме защиты от перегрузок по току.

Сопротивление этих резисторов вберем из соотношений:



Защита от перегрузки по току срабатывает при таком увеличении тока нагрузки, когда приращение напряжения на внешнем резисторе R3 не менее 0,7 В. В этом случае транзистор защиты микросхемы (VT 8) открывается и шунтирует регулирующий транзистор.

БЛОК 8.

Комбинационная схема № 3.

Комбинационная схема 3 служит для передачи содержимого сумирующего счетчика на выходную шину данных устройства BD.

Эту комбинационную схему построим на наборе схем “И” на два входа. На один вход каждой схемы “И” подается двоичный разряд счетчика, на второй –управляющий сигнал с выхода комбинационной схемы 2.

Принципиальная схема комбинационной схемы 3 на 6 двоичных разряда.



Список использованной литературы:

1) «Компьютерная электроника» В. И Андреев КМУГА 1999. –48 с.

2) «Электроника и микроэлектроника» Скаржена В. А., Луценко А. Н Вища шк., 1989. –431 с.

3) «Основы промышленной электроники» Герасимов В. Г. Высш. Шк. 1986 –336 с.

4) «Проектирование электронной аппаратуры с применением интегральных схем. Методические указания, по курсовому и диплоному проектированию» Андреев В. И. КИИГА, 1989. –52 с.

5) «Основы электроники и микроэлектроники» Гершунский В. С

Вища шк. 1989. –422 с.