Смекни!
smekni.com

Основы анализа и синтеза комбинационных логических устройств (стр. 13 из 14)

Рис.5.13 Процедура сложения двух n-разрядных двоичных чисел

В младшем разряде сумматора используется полусумматор (два входа для

и
).

Начиная со второго разряда необходимо иметь три входа: два для слагаемых

и
и один для сигнала переноса
с предыдущего разряда, т.е. необходимо применять полный сумматор.

Введем обозначения:

1) полного сумматора рис.5.14

Рис.5.14 Обозначение на схеме полного сумматора

где S-выход суммы;

- выход переноса;

- вход переноса;

B - входы слагаемых цифр.

2) Полусумматора рис.5.15

Рис.5.15 Обозначение на схеме полу сумматора

В соответствии с рассмотренной схемой суммирования двух n-разрядных чисел схема n-разрядного сумматора может быть представлена в виде параллельного n-разрядного сумматора с последовательным переносом рис.5.16

Рис.5.16 Параллельный n-разрядный сумматор


Число сумматоров здесь равно числу разрядов. Выход переноса

каждого сумматора соединен с входом переноса
следующего, более старшего разряда. Слагаемые
и
складываются во всех разрядах одновременно, а перенос
поступает с окончанием операции сложения в предыдущем разряде.

Быстродействие параллельного многоразрядного сумматора с последовательным переносом ограниченно задержкой переноса, так как формирование сигнала переноса на выходе старшего разряда не может произойти до тех пор, пока сигнал переноса младшего разряда не распространится последовательно по всей системе [7].

Это устройство нетрудно сделать любой длины, однако суммирование будет закончено лишь тогда, когда истечет время распространения сигналов переноса

через всю цепь одноразрядных сумматоров. Такой перенос иногда называют пульсирующим. При наиболее неблагоприятных условиях для распространения переноса при сложении чисел 11...11 и 00... 001, произойдет “пробег” 1 переноса через весь сумматор от самого младшего разряда к самому старшему. Поэтому в худшем случае время распространения переноса
где
- время распространения переноса в одном разряде; n- число разрядов сумматора.

При последовательном суммировании используется один, общий для всех разрядов полный (рис.5.17).

Рис.5.17 Сумматор с дополнительной цепью задержки


Оба слагаемых кодируются последовательностями импульсов, которые синхронно вводятся в сумматор через входы A и B, начиная с младших разрядов. Цепь задержки обеспечивает хранение импульса переноса

на время одного такта, т.е. до прихода пары слагаемых следующего разряда, с которыми он будет просуммирован. Задержку обеспечивает D-триггер. Для хранения и ввода слагаемых A и B, а также для преобразования последовательного кода выходных импульсов
в параллельный применяют регистры сдвига. Работа регистров сдвига и триггера задержки синхронизируется общим генератором тактовых импульсов.

Последовательные многоразрядные сумматоры имеют сравнительно невысокое быстродействие, так как одновременно суммируется лишь пара слагаемых. При этом они состоят из трех регистров, одноразрядного сумматора, триггера задержки (D-триггера) и генератора тактовых импульсов.

Быстродействие параллельного многоразрядного сумматора можно увеличить, заменив последовательный перенос на параллельный перенос с помощью специального узла: схемы ускоренного переноса СУП.

Принцип ускоренного (сквозного, параллельного) переноса заключается в том, что для каждого двоичного разряда дополнительно формируют два сигнала:

1) образования переноса

2) распространения переноса

В случае

, т.е.
в данном i-ом разряде формируется сигнал переноса
в следующий высший разряд независимо от формирования функций суммы в предыдущих разрядах.

Если хотя бы одно из слагаемых

или
равно 1 (т.е.
), то перенос в последующий разряд произойдет при наличии сигнала переноса из предыдущего разряда.

Если функции распространения переноса в двух соседних разрядах равны 1, т.е.

, и при этом существует сигнал переноса
из предыдущего разряда, то перенос производится непосредственно в разряд номер i+2.

Процесс формирования ускоренного переноса описывается следующим уравнением:

.

Пример 5.5. Синтезировать узел, осуществляющий суммирование двух одноразрядных двоичных чисел (полусумматор), на элементах И, ИЛИ, НЕ, на элементах И-НЕ и на элементах ИЛИ-НЕ.

Решение. 1. Составляют таблицу истинности для логической функции одноразрядного суммирования на основании правил суммирования одноразрядных чисел (5.14).

Таблица 5.14

Таблица истинности

Слагаемые Результат суммирования
Сумма
цифра переноса в старший разряд
0 0 0 0
0 1 1 0
1 0 1 0
1 1 0 1

2. Представляют логическую функцию в форме СДНФ путем записи “по единицам”:

;

3. Синтезируют полусумматор на элементах И, ИЛИ, НЕ (рис.5.18).

Рис.5.18 Полусумматор на элементах И, ИЛИ, НЕ

4. Для синтеза схемы на элементах И-НЕ используют основное соотношение булевой алгебры:

, поэтому

.

Применяют закон Де Моргана:

.

Равенство не изменится, если к сомножителю

прибавить
, а к сомножителю
-
, т.к.
,
:

,

.

Вновь применяют закон Де Моргана:

,

.

Полученные соотношения подставляют в исходное выражение:

.

5. Функциональная схема сумматора на элементах И-НЕ (рис. 5.19).