Смекни!
smekni.com

Зарубежные ИМС широкого применения Чернышева (стр. 28 из 40)

Kоб — коэффициент объединения по входу — число входов ИМС, по которым реализуется логическая функция;

Kраз — коэффициент разветвления по выходу — число единич­ных нагрузок, которое можно одновременно подключить к выходу ИМС;

U птах — помехоустойчивость — наибольшее значение напряже­ния помехи на входе ИМС, при котором еще не происходит измене­ния уровней ее выходного напряжения.

Время записи — интервал времени между началом адресного сигнала и появлением записанной информации на выходе ИМС.

Время выборки адреса — интервал времени между подачей на вход сигнала адреса и получением на выходе ИМС сигналов ин­формации.

Схемы временной задержки служат для формирования импуль­сов с программируемой длительностью.

Схема SN 74121 представляет собой одновибратор с триггером Шмитта на входе. Минимальная длительность определяется внут­ренним времязадающим резистором, при подключении внешних ре­зисторов и конденсаторов длительность выходного импульса изме­няется от 40 не до 28 с.

Схема SN74221 состоит из двух схем типа SN74121 в одном корпусе. Схема SN74122 представляет собой одновибратор с по­вторным запуском и сбросом, a SN74123 — сдвоенный одновибратор с повторным запуском и сбросом.

Дешифраторы применяются для преобразования кодированной информации в соответствующий управляющий сигнал, например для дешифрации кода операции для выработки сигналов управления АЛУ, для преобразования кода адреса запоминающей ячейчи в со­ответствующий сигнал при записи (считывании), для управления индикаторами, шкалами, дисплеями, для выбора одного или более выходных каналов в зависимости от кода входного сигнала.

В схемах типа SN7442 — SN7444 выбирается одна линия из N выходных в зависимости от входного кода. Схемы типа SN7446 — SN7449 представляют собой дешифраторы двоично-десятичного ко­да в код 7-сегментного индикатора.

Регистры представляют собой устройства, предназначенные для приема, промежуточного хранения и выдачи л-разрядных чисел в процессе выполнения операций, а также для преобразования чисел с помощью сдвига. Регистры выполняются на триггерных и логиче­ских элементах, количество и тип которых в регистре определяются его назначением. Обычно регистры применяются в качестве переда­точных звеньев между запоминающими устройствами и другими узлами ЭВМ. С помощью регистров можно также осуществить пре­образование последовательного кода числа в параллельный и на­оборот. По способу приема и передачи информации регистры под­разделяются на параллельные (параллельный ввод, параллельный вывод) и параллельно-последовательные (параллельный ввод, по­следовательный вывод или наоборот). Операция сдвига заключается в перемещении всех цифр числа в направлении от старших к млад­шим разрядам (правый сдвиг) или от младших к старшим разря­дам (левый сдвиг). Помимо однонаправленных регистров, т. е. регистров с левым или правым сдвигом, существуют двунаправ­ленные, или универсальные регистры.

Таблица 3.7. Регистры

Тип Разряд­ность Максимальная рабочая час­тота, МГц Pпот, мВт tзд.р.ср, НС I°вых, МА Число выво­дов корпуса Дополнительные сведения
С параллельным вводом и параллельным выводом информации
SN7495AJ(N) 4 25 195 32 16 14 Параллельный и по­следовательный ввод. Сдвиг вправо и влево
SN74LS95BJ(N) 4 25 65 32 4 14
SN7496J(N) 5 10 240 55 16 16 Универсальный ввод — j вывод, сброс
SN74LS96J(N) 5 10 60 55 4 16
SN74173J(N) 4 25 360 43 16 16 D-типа с выходом на шинный формирова­тель с 3 состояниями
SN74LS173J(N) 4 30 150 36 24 16
SN74174J(N) 6 25 325 35 16 16
SN74LS174J(N) 6 30 130 35 8 16
SN74S174J(N) 6 75 720 22 20 16
SN74175J(N) 4 25 225 35 16 16 D-типа — шинный формирователь
SN74LS175J(N) 4 30 90 35 8 16
SN74S175J(N) 4 75 480 22 20 16 D-типа — шинный фор­мирователь
SN74178J(N) 4 25 230 36 16 14 Со сдвигом вправо
SN74179J(N) 4 25 230 36 16 16 С парафазным выходом
SN74LS194AJ(N) 4 25 75 30 4 16 Двунаправленный, универсальный
SN74S194J(N) 4 70 425 18 20 16
SN74195J(N) 4 30 195 30 16 16
SN74LS195AJ(N) 4 30 70 30 4 16
SN74S195J(N) 4 70 350 18 20 16
SN74198J(N) 8 25 360 30 16 24 Двунаправленный
SN74199J(N) 8 25 360 30 16 24
SN74273J(N) 8 30 470 27 16 20 8 D-триггеров со сбро-сом
SN74LS273J(N) 8 30 135 27 4 20
SN74278J(N) 4 400 46 16 14 Наращиваемый с вход­ной защелкой
SN74S281J(N) 4 50 1100 55 20 24 Параллельный, двоичный аккумулятор
SN74LS295AJ(N) 4 20 70 70 4 14 Со сдвигом вправо и влево
SN74LS295BJ(N) 4 25 145 35 24 14
SN74LS299J(N) 8 35 300 35 24 20 Универсальный с хране­нием
SN74LS299J(N) 8 50 1200 24 20 20 Универсальный с хра- нением
SN74LS323J(N) 8 35 300 35 24 20
SN74LS373J(N) 8 40 200 27 24 20 } 8 D-триггеров с хра-| нением, выход с 3 j состояниями
SN74S373J(N) 8 80 800 13 20 20
SN74LS374J(N) 8 35 225 36 24 20 | 8 D-триггеров
SN74S374J(N) 8 75 700 18 20 20
SN74376J(N) 4 30 370 35 T6 16 4 J-K-триггера
SN74LS377J(N) 8 30 140 27 4 20 8 D-триггеров
SN74LS378J(N) 6 30 110 27 4 16
SN74LS379J(N) 4 30 75 27 8 16 4 D-триггера
SN74LS395J(N) 4 25 75 32 4 16 Наращиваемый, выход с 3 состояниями
SN74LS395AJ(N) 4 25 145 35 24 16 Со сдвигом вправо и влево, наращиваемый, выход с 3 состояниями

Продолжение табл. 3.7

Тип Разряд­ность Максимальная рабочая час­тота, МГц PПОТ, мВт tзд.р.ср, нс Число выво­дов корпуса Дополнительные сведения
SN74LS396J(N) 2X4 30 200 30 8
С последовательным вводом и последовательным выводом информации
SN7491AJ(N) 8 10 175 40 16 14 — —
SN74I..S9!J(N) 8 10 60 40 4 14 , —
SN7494J(N) 4 10 175 40 18 16
С параллельным вводом и последовательным выводом информации
SN74LS165J(N) 8 25 180 40 8 16
SN74I66J(N) 8 25 360 30 16 16.
SN74LS1G6J(N) 8 25 190 35 8 16 - —
С последовательным вводом и параллельным выводом информации
SN741G4.I(N) 8 25 168 42 8 14
SN74LS1G4J(N) 8 25 80 36 4 14
SN74LS322J(N) 8 4 20
SN74LS673J(N) 16 ~~~

Счетчики предназначены для счета импульсов, посту.тающих на его вход. Они используются для образования последовательности адресов команд, для счета числа циклов выполнения операций. Счетчики в зависимости от способа кодирования бывают двоичные или десятичные и по назначению делятся на простые (суммирующие или вычитающие) и реверсивные. Простые счетчики имеют перехо­ды от предыдущего состояния к последующему только в одном на­правлении. Такие счетчики могут суммировать импульсы или вычи­тать их. Реверсивные счетчики имеют переходы в двух направле­ниях (прямом и обратном). Двоичный счетчик обычно состоит из ряда последовательно соединенных тригтерных ячеек, управляемых по счетному входу. Каскад десятичного счетчика (декада) обычно состоит из четырех триггеров с обратными связями.